美國NI USRP X300 軟件無線電設(shè)備
- 公司名稱 湖南艾克賽普測控科技有限公司
- 品牌 NI/美國
- 型號
- 產(chǎn)地
- 廠商性質(zhì) 經(jīng)銷商
- 更新時間 2024/9/18 17:13:55
- 訪問次數(shù) 981
聯(lián)系方式:肖經(jīng)理18975134808 查看聯(lián)系方式
聯(lián)系我們時請說明是化工儀器網(wǎng)上看到的信息,謝謝!
產(chǎn)地類別 | 進(jìn)口 | 價格區(qū)間 | 面議 |
---|---|---|---|
應(yīng)用領(lǐng)域 | 能源,電子,交通,電氣 |
概述
Ettus Research USRP X300 是一款高性能、可擴(kuò)展的軟件定義無線電 (SDR) 平臺,用于設(shè)計和部署下一代無線通信系統(tǒng)。該硬件架構(gòu)將兩個覆蓋 DC – 6 GHz 的擴(kuò)展帶寬子板插槽、高達(dá) 160 MHz 的基帶帶寬、多個高速接口選項(PCIe、雙 10 GigE、雙 1 GigE)和一個大型用戶可編程 Kintex-7 FPGA 組合在一個方便的桌面或機(jī)架式半寬 1U 外形中。除了提供硬件性能外,X300 的開源軟件架構(gòu)還提供跨平臺的 UHD 驅(qū)動程序支持,使其與大量支持的開發(fā)框架、參考架構(gòu)和開源項目兼容。
操作系統(tǒng) | Linux的 窗戶 |
開發(fā)框架 | GNU 無線電 Xilinx Vivado 2015.2 設(shè)計套件 |
表 1:操作系統(tǒng)、開發(fā)框架和參考應(yīng)用程序
高性能用戶可編程 FPGA
作為 USRP X300 的核心,XC7K325T FPGA 在設(shè)備內(nèi)的所有主要組件(包括無線電前端、主機(jī)接口和 DDR3 內(nèi)存)之間提供高速連接。UHD 提供的默認(rèn) FPGA 內(nèi)核提供了用于數(shù)字下變頻和上變頻、微調(diào)和其他 DSP 功能的所有功能塊,使其能夠與使用 UHD 架構(gòu)的其他 USRP 設(shè)備互換。大型 Kintex-7 FPGA 為開發(fā)人員提供了額外的空間來整合自定義 DSP 模塊,并與大量 USRP 支持的開發(fā)框架、參考架構(gòu)和開源項目兼容。
USRP N210 | USRP X300 | USRP X310 | |
FPGA (模擬開發(fā)) | Spartan3 XC3SD3400A | 金泰 7-325T | 金泰 7-410T |
邏輯單元 | 53 千米 | 321 千米 | 406 千米 |
記憶 | 2,268 千字節(jié) | 16,020 千字節(jié) | 28,620 千字節(jié) |
乘數(shù) | 126 | 840 | 1540 |
時鐘速率 | 100 兆赫 | 200兆赫 | 200兆赫 |
每個通道的流媒體帶寬(16 位) | 25 毫秒/秒 | 200 毫秒/秒 | 200 毫秒/秒 |
表 2:FPGA 資源比較
多個高速接口選項
USRP X300 提供多種接口選項。開箱即用的 1 GigE 提供了一種便捷的入門方式。對于擴(kuò)展帶寬和低延遲應(yīng)用,例如 PHY/MAC 研究,PCIe x4 為確定性操作提供了高效的總線。使用網(wǎng)絡(luò)記錄器或多個處理節(jié)點(diǎn)的應(yīng)用程序最好由 10 GigE 接口選項提供服務(wù)。
附加功能 - GPSDO、GPIO、1 GB DDR3、同步
X300 包括許多有助于無線系統(tǒng)開發(fā)的附加功能。板載 1GB DDR3 可通過 FPGA 參考設(shè)計靈活訪問,通過緩沖和數(shù)據(jù)存儲內(nèi)存補(bǔ)充 FPGA 資源。可選的內(nèi)部 GPSDO 提供高精度頻率參考,與GPS系統(tǒng)同步時,全局定時對齊精度在50 ns以內(nèi)。外部 GPIO 連接器允許用戶控制外部組件(如放大器和開關(guān)),接受輸入(如事件觸發(fā)器)并觀察調(diào)試信號。USRP X300 還包括一個內(nèi)部 JTAG 適配器,允許 FPGA 開發(fā)人員輕松加載和調(diào)試新的 FPGA 映像。
特征
兩個寬帶寬 RF 子板插槽
每個帶寬高達(dá) 160MHz(UBX 和 TwinRX)
子板選擇涵蓋 DC 至 6 GHz
用于高性能 DSP (XC7K325T) 的大型可定制 Xilinx Kintex-7 FPGA
多個高速接口
雙 10 Gb 以太網(wǎng) – 2 個 RX,每通道 200 MSP
雙 10 Gb 以太網(wǎng) – 4 個 RX,每通道 80 MSP
PCIe Express(臺式機(jī))– 200 MS/s 全雙工
ExpressCard(筆記本電腦)– 50 MS/s 全雙工
雙 1 Gb 以太網(wǎng) – 25 MS/s 全雙工
UHD 架構(gòu)提供與
GNU 無線電
C++/Python API
阿瑪瑞軟件 LTE 100
OpenBTS 公司
其他第三方軟件和框架
靈活的時鐘架構(gòu)
可配置的采樣時鐘
可選的 GPS 訓(xùn)練 OCXO
使用 OctoClock 和 OctoClock-G 進(jìn)行相干操作
緊湊堅固的半寬 1U 外形尺寸,便于桌面或機(jī)架安裝
數(shù)字 I/O 可在前面板,用于從 FPGA 進(jìn)行自定義控制和連接