黄色视频不卡_午夜福利免费观看在线_亚洲国产精品999在线_欧美绝顶高潮抽搐喷水_久久精品成人免费网站_晚上一个人看的免费电影_国产又色又爽无遮挡免费看_成人国产av品久久久

    1. <dd id="lgp98"></dd>
      • <dd id="lgp98"></dd>
        1. 北京海富達科技有限公司

          主營產(chǎn)品: 臭氧檢測儀,環(huán)境檢測儀器,水質(zhì)分析儀/ORP測定儀/溶解氧

          15

          聯(lián)系電話

          18910282514

          您現(xiàn)在的位置: 北京海富達科技有限公司>>物理特性分析儀器>>試驗箱>> VV511-LH-C12計算機組成原理實驗箱報價

          公司信息

          聯(lián)人:
          吳經(jīng)理
          話:
          010-59410839
          機:
          18910282514
          真:
          址:
          北京市海淀區(qū)上地三街一號
          編:
          100085
          化:
          www.kege17.com
          網(wǎng)址:
          www.kege17.com
          鋪:
          http://m.facexiu.com/st178891/
          給他留言
          VV511-LH-C12計算機組成原理實驗箱報價
          計算機組成原理實驗箱報價
          參考價 3650
          訂貨量 1
          具體成交價以合同協(xié)議為準
          • 型號 VV511-LH-C12
          • 品牌 其他品牌
          • 廠商性質(zhì) 經(jīng)銷商
          • 所在地 北京市

          更新時間:2023-11-07 08:56:21瀏覽次數(shù):756

          聯(lián)系我們時請說明是化工儀器網(wǎng)上看到的信息,謝謝!

          【簡單介紹】
          應用領域 化工
          計算機組成原理實驗箱報價
          計算機體系結構開發(fā)實驗平臺 型號:VV511-LH-C12庫號:M79496 LH-C12 創(chuàng)自設計計算機體系結構開發(fā)實驗平臺
          一、實驗平臺架構與特點
          1、*基于FPGA/CPLD的模塊架構,結構支持USB的GPIF高速傳送,組成如下:
          1)USB設備開發(fā)與接口模塊:包含USB核心器件CY7C68013(含8051內(nèi)核)、串行EEPROM 24LC01B
          【詳細說明】

          計算機組成原理實驗箱報價

          計算機組成原理實驗箱報價

          計算機體系結構開發(fā)實驗平臺 型號:VV511-LH-C12

          庫號:M79496

          LH-C12 創(chuàng)自設計計算機體系結構開發(fā)實驗平臺

          一、實驗平臺架構與特點

          1、*基于FPGA/CPLD的模塊架構,結構支持USB的GPIF高速傳送,組成如下:

          1)USB設備開發(fā)與接口模塊:包含USB核心器件CY7C68013(含8051內(nèi)核)、串行EEPROM 24LC01B 、SRAM HY62WT081E、EPM3064ATC100、數(shù)據(jù)總線開關 SN74CB3Q3245、鎖存器 74VHC373、方口USB接口。

          2)平臺接口控制用CPLD模塊:包含EPM3512AQC208主芯片、備頻器DS1080L、JTAG下載接口等。

          3)CPU或IP Core用FPGA模塊:包含核心器件EP1C12Q240C8、配置芯片EPCS4、JTAG下載接口等。

          4)主存模塊4MB SRAM,由8片512K SRAM 62V8400A 組成,1MB Flash放BIOS或TOS,由AM29LA800BT組成。

          5)外圍接口開發(fā)用CPLD模塊:含EPM1270T144C4和JTAG下載接口等。

          6)CPU-BUS擴張模塊:含USB雙向差分器MAX3346E、SRAM HY62WT081E

          7)以太網(wǎng)接口模塊:含6PT8515、差分驅動器DS90LV011AH和差分接收器DS90LV012AH。

          8)串行通信接口:含MAX232電平轉換器和RS232-9接口。

          9)GPIF接口:含SRAM HY62WT081E和IDC-40接口。

          10)自設計CPU外部接口:含TFT-LCD顯示接口、IDE硬盤接口、LAN接口等。

          2、結構靈活,便于擴充,適宜各種不同結構CPU和目標設計

          1)*基于FPGA/CPLD的本身使其結構靈活

          2)用作CPU/IP Core的FPGA(30萬門)和外圍接口的CPLD使用背板轉插,方便更換和維護。

          3)作CPU的FPGA設計了相當?shù)膫浞菪盘柌⒘粲休^多引腳連接。提供頂層調(diào)用目標的詳盡描述模板和引腳配置文件。

          4)接口控制用CPLD(萬門)模塊邏輯描述開放,增改方便、說明詳盡。

          3、控制簡單,操作方便,智能化的控制和檢測功能

          1)帶有上位主機的本系統(tǒng)調(diào)試debug(WIN2K/XP)軟件,對CPU及其組成的實驗計算機,具有啟、停,程序加載與校驗。

          2)在單步、單指、斷點運行時,在CPU的跟蹤回收邏輯配合下,debug將自動跟蹤回收顯示CPU內(nèi)部寄存器、總線、狀態(tài)等信息,可及時發(fā)現(xiàn)錯誤。用戶可在CPU的跟蹤回收邏輯里,自己選擇所要看的信息。

          3)目標CPU可透明使用PC機的各種外部設備,在連續(xù)運行時可通過雙機(主機與目標CPU)通訊(中斷IO方式),輸入實驗計算機所需要的數(shù)據(jù),顯示運行數(shù)據(jù)、結果與狀態(tài)。

          4) 對數(shù)字邏輯或其它系統(tǒng)實驗(包括計算機組成原理與體系結構部件實驗)時,用debug的讀寫存貯菜單,可對CPU/IP Core的FPGA的空間所設計的寄存器進行其輸入數(shù)據(jù)和參數(shù)設置以及讀出目標輸出信息。

          4、遠程設計

          1) 操作者可以通過網(wǎng)絡的XP遠程桌面進行設計實驗,操作類同,效果一致。

          二、實驗課程項目

          A、《計算機組成原理》與《CPU設計與測試》

          ① CPU各部件設計實驗

          1、譯碼器

          2、簡單指令部件(硬布線控制)

          3、16位運算器

          4、存貯器(用FPGA內(nèi)SRAM)

          5、FIFO良好先出存儲器

          6、8位累加器、雙端口8×4累加器

          7、16位電位型移位邏輯

          8、8級嵌套堆棧

          9、程序計數(shù)器

          10、時序邏輯

          11、3態(tài)總線等

          ② CPU設計實驗

          1、自定義8位指令系統(tǒng)CPU,指令形式:RISC、CISC、MISC;

          2、16位指令8086/86兼容CPU,16-40條或全指令集;

          3、MIPS的12-16條、32位簡化兼容CPU。

          ③ 創(chuàng)新CPU設計(配套提供教師講課內(nèi)容、實驗文件PPT、學生作業(yè)內(nèi)容和要求、設計參考等整套文檔)

          1、LC-3 結構CPU設計流程實驗。

          2、LC-3 結構并行流水設計實驗。

          B、《數(shù)字邏輯》

          計數(shù)器、數(shù)碼管譯碼電路、全加器、分頻與系列波、4位數(shù)據(jù)漢明校驗、簡化串行通訊等。

          C、《計算機體系結構》

          ① 多CPU、共享存貯器、雙機(M、S)通訊、浮點運算器等設計驗證,外加CPU總線擴張板可做橋路、總線轉換、存貯管理和控制部件、外設總體結構等實驗。

          ② 外圍設備接口邏輯設計實驗包括IDE、TFT-LCD、LAN、USB、RS232、LPT等。

          ③ 系統(tǒng)BIOS和TOS實驗。

          D、《硬件描述語言》與《高密度可編程器件應用》

          VHDL、Verilog、AHD等語言編程設計、仿真與下載驗證實驗。

          E、作為科研開發(fā)硬件邏輯或IP Core設計或USB設備開發(fā)的予驗證和培訓系統(tǒng)

          所有實驗目標的設計均使用硬件描述語言Verilog HDL和在系統(tǒng)可編程器件FPGA/CPLD實現(xiàn)。實驗中學生不需要接任何線,專心于設計與驗證調(diào)試。

          實驗過程:目標的Verilog HDL邏輯描述 → 編譯通過 → 邏輯模擬仿真(手工、模板)驗證 → 在實驗平臺測試下載目標邏輯和測試程序數(shù)據(jù)測試驗證。

          對FPGAD/CPLD編程下載提供頂層調(diào)用目標的詳盡描述模板和引腳配置文件,為用戶或設計者提供極大的方便。

          如果是CPU設計、體系結構實驗,其提高型還包括C語言編寫的指令仿真機、匯編器或編譯器設計,監(jiān)控程序、BIOS、Tos操作系統(tǒng)設計(可與其它相關課程的實驗配合進行)。

          FPGA設計與編程使用Altera的MAX+PlusII10.2、QuartusII4.1-7.2系統(tǒng)。

          三、實驗箱配置表

          序號 名稱 說明 數(shù)量

          1 LH-C12實驗主機箱 含詳細技術指標里全部軟硬件 1臺

          2 USB下載線 長1.5m 1根

          3 方口USB通信線 長1.5m 1根

          4 交流電源線1根 長1.5m 1根

          5 短路片 30個

          6 配套實驗教材 《CPU設計與測試》

          《計算機原理與CPU設計實驗指導》 1套


          附:使用本實驗箱需配套儀器儀表:萬用表






          產(chǎn)品對比 產(chǎn)品對比 二維碼 在線交流

          掃一掃訪問手機商鋪

          對比框

          在線留言
          前郭尔| 漯河市| 大渡口区| 高清| 固镇县| 江陵县| 拉萨市| 涞源县| 崇仁县| 元阳县| 洛隆县| 碌曲县| 达孜县| 利津县| 高陵县| 望江县| 新龙县| 横山县| 安西县| 丹东市| 蚌埠市| 沽源县| 宾川县| 麻城市| 佳木斯市| 曲周县| 南充市| 昌平区| 晋宁县| 当涂县| 成都市| 日喀则市| 循化| 巴里| 柞水县| 右玉县| 壶关县| 沙田区| 任丘市| 达孜县| 新野县|