詳細介紹
Molex /創(chuàng)新集成 DR PMC 數(shù)字接收器模塊
Molex /創(chuàng)新集成 DR PMC 數(shù)字接收器模塊
Molex /創(chuàng)新集成 DR PMC 數(shù)字接收器模塊,帶(4)GC5016
配置:
•應用程序可配置邏輯:Xilinx Virtex2 Pro XC2VP40
•(1)114針公連接器已安裝
部件號:80123-0
Molex /創(chuàng)新集成DR PMC / XMC數(shù)字接收器模塊
特征
- (4)LTC2255、14位,125 MSPS轉(zhuǎn)換器
- Virtex-II Pro FPGA
- 帶主機板的P4端口的PCI 64/66
- 用于FPGA的64MB SDRAM Plus 2MB RAM
- 低抖動PLL時鐘源
描述
創(chuàng)新的集成DR PMC / XMC數(shù)字接收器PMC模塊在一塊卡上具有16個接收器通道,使用的架構進行超快信號捕獲和實時處理。它以64/66 PCI夾層格式將的模擬芯片與4M Virtex-II Pro FPGA集成在一起,以提供用戶代碼,充足的存儲空間和靈活的時鐘/觸發(fā)器。FPGA中的高速數(shù)字信號處理算法是使用MATLAB和VHDL代碼開發(fā)的。FPGA框架邏輯允許通過使用基于組件的模塊化設計,將自定義信號處理快速集成到模塊的數(shù)據(jù)流中。使用高級MATLAB仿真可以快速設計DSP算法,該仿真可以通過少的VHDL編碼集成到FPGA硬件中。新穎的功能包括板載低抖動PLL時鐘,于FPGA的同步突發(fā)RAM,可實現(xiàn)快速,
產(chǎn)品系列:80123-0、80123-1、80123-6
重要提示:請注意,本設備隨附的任何其他項目,例如附件,手冊,電纜,校準數(shù)據(jù),軟件等,均已在上面的庫存項目說明中特別列出和/或顯示在設備的照片中。如果您對本設備附帶的內(nèi)容有任何疑問或需要任何其他信息,請聯(lián)系我們的客戶支持專家之一。
注:楊清辰發(fā)布